Главная страница  Автономные управляющие системы 

1 2 3 4 5 [ 6 ] 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40

Таблица 1.9. Параметры временной модели МАХ7000 (все времена в не) (Продолжение)

Обозначение

Параметр

Значение для EPM70128S-10

Задержка изменения сигнала относительно тактового импульса

Задержка разрешения регистра

toLOB

Задержка глобальных управляющих сигналов

Таблица 1.10. Параметры временной модели МАХ7000 (временные параметры в не, частоты в МП)

Обозначение

Параметр

Значение для EPM70128S-10

tpot

Задержка вход - комбинаторный выход

10 0

tpD2

Задержка вход - регистровый выход

Время установки гло6алы1ого синхросигнала

Время удержания глобального синхросигнала

tcol

Задержка гло6алы10го синхросигнала до выхода

Длительность высокого уровня гло6алы1ого синхросигнала

Длительность низкого уровня гло6алы10Го синхросигнала

tASU

Время установки синхросигнала триггера МЯ

Время удержания синхросигнала триггера МЯ

tACOl

Задержка синхросигнала триггера МЯ до выхода

Обозначение

Параметр

Значение для EPM70128S-10

Время предустановки регистра МЯ

Время сброса регистра МЯ

Задержка ПМС

Задержка за счет режима пониженного потребления

Обозначение

Параметр

Значение для EPM70128S-10

1асн

Длительность высокого уровня синхросигнала триггера МЯ

tACL

Длительность низкого уровня синхросигнала триггера МЯ

tcppw

Минимальная длительность сигналов сброса и установки триггера МЯ

tcNT

Минимальный период глобального синхросигнала

Максимальная глобальная внутренняя тактовая частота

Iacnt

Минимальный период синхросигнала триггера МЯ

tACNT

Максимальная внутренняя тактовая частота триггера МЯ

tMAX

Максималы1ая тактовая частота

125 0

1.4. СЕМЕЙСТВО FLEXSOOO

Семейство ПЛИС FLEXBOOO выпускаются по технологии О 5 мкм SRAK/I (с тремя слоями металлизации) и пригодны для реализации не очень сложных алгоритмов ЦОС В Табл. 1.11 приведены основные характеристики ПЛИС FLEXBOOO

Таблица 1.11. Основные характеристики FLEXSOOO

EPF8282

EPF8452

EPF8636

EPF8820

EPF81188

EPF81500

Логическая емкость, эквивалентных вентилей

2500

4000

6000

8000

12000

16000

Число логических злемантов

1008

1296

Число логических блоков

1188

1500

Число программируемых пользователем выводов

Данные ПЛИС обладают высокими характеристиками надежности, поэтому они достаточно часто используются в индустриальных применениях

На Рис. 1.26 приведена обобщенная функциональная схема ПЛИС семейства FLEXBOOO Как можно заметить, в архитектуре ПЛИС семейства FLEXBOOO много общего с рассмотренным в параграфе 1 2 семейством FLEX6000, однако поскольку семейство FLEXBOOO было разработано значительно раньше, то имеется ряд отличий

Логические блоки ПЛИС семейства FLEXBOOO объединяют по В логических элементов на ЛМС, при этом в отличие от FLEX6000 каждый ЛБ имеет возможность коммутации только на одну строку и столбец ШС.

Структура ЛБ ПЛИС семейства FLEXBOOO приведена на Рис. 1.27.

Рис. 1.26. Укрупненная структурная схема ПЛИС семейства FLEXSOOO

ЭВВ 1

эввН

ЭВВ 1

3BB*J

ЭВВ ЭВВ

Каждый ЛЭ, входящий в ЛБ, имеет возможность коммутации как на ЛМС, так и на строки и столбцы ГМС На ЛМС поступают 24 входных сигнала со строки ГМС, а также В сигналов обратной связи Управляющие сигналы формируются либо из глобальных выделенных управляющих сигналов, либо из сигналов ЛМС.

Структура ЛЭ в целом практически подобна ЛЭ ПЛИС семейства FLEX6000

ЛЭ ПЛИС семейства FLEXBOOO допускают каскадирование, а также цепочечные переносы, имеют возможность конфигурации в нормальном, счетном и арифметическом режимах



Рис. 1.27. ЛБ ПЛИС семейства FLEX8000

Сигналы Строки ГМС J

Лока-.

льные управляющие сигналы

Переноси / каскади- / рование <

IСоеди-;некие / строка-столбец

Столбец ГМС

Выходы переноса и каскадирование

Временная модель ПЛИС FLEX8000 приведена на Рис 1.28 и 1.29.

Основные параметры временной модели ПЛИС семейства FLEX8000 приведены в Таблице 1.12.

Рис. 1.28. Временная модель ПЛИС FLEX8000

tLOCAL

tROW

Перенос Каскадирование

tRLUT tCLUT

tGATE

tGEN tCGEAN tCiCO

tDIN.D tDIN.C tDiN 0

tcOMB

tH tPRE tCLR

tCASC

tLABCARRY

tCOL

tLABCASC

Перенос Каскадирование


Таблица 1.12. Параметры временной модели ПЛИС семейства FLEX8000

Обозначение

Параметр

Значение (дляЕРР8282А-2),

[НС]

Задержка данных в регистре ЭВВ

tioc

Задержка ситала управления регистра ЭВВ

t,OE

Задержка ситапа разрешения выхода

tioco

Задержка пояаления данных на выходе регистра ЭВВ после подачи синхроимпульса

tlOCOMB

Задержка комбинационных схем ЭВВ

lOSU

Время установки регистра ЭВВ

Время удержания данных регистра ЭВВ

tlOCLB

Задержка сброса регистра ЭВВ

Задержка сигнала во входном буфере

looi

Задержка сигнала от выходного буфера до вывода, Vcao = 3 3 В, slew rate = off

t0D3

Задержка сигнала от выходного буфера до вывода, slew

rate = on

Задержка сигнала в выходном буфере после ситала запрещения выхода

tzxi

Задержка сигнала в выходном буфере после сигаала разрешения выхода, Vccio=3.3 В, slew rate = off

tzx3

Задержка сигнала в выходном буфере после сигнала разрешения выхода, slew rate = on

tlUT

Задержка данных Bin

tcLUT

Задержка формирования сигнала переноса в ТП

rlut

За,цержка сигнала обратной связи регистра в ТП

Задержка в логике каскадирования

tcASC

Задержка в цепи каскадирования

tcico

Задержка данных со входа на выход ускоренного переноса

tcGEN

Задержка распространения данных со входа на выход пе-

реноса

tcGENR

Задержка сигаала обратной связи с регистра ЛЭ на цепь

переноса

Задержка управпяющвго сигаала на регистре

Длиталыость высокого уровня тактового сигаала репютра

Длителы10сть низкого уровня тактового сигаала регистра

Задержка выходного сигнала регистра относиталы10 такта

tcoue

Задержка в комбинационной части ЛЭ

Время установки регистра

Время удержания сигнала на входе регистра поспв подачи синхроимпульса

tpflE

Задержка предустановки регистра

Об..

Задержка сброса регистре

Ilabcasc

Задержка сигаалв каскадирования в другой ЛБ

tlABCAflflY

Задержка сигнала переноса в другой Л Б



Таблица 1.12. Параметры временной модели ПЛИС семейства FLEXSOOO

Обо-зиаче-иие

Параметр

ЗИАЧвНИв

(для EPF8282A-2),

[ис]

local

Задержке ЛМС

Irow

Задержке в строке ГМС

Задержке в столбце ГМС

toiN.D

Задержка данных с выделенного вывода до входа ЛЭ

toiN С

Задержке управляющих сигналов с выделенного выводе до входа ЛЭ

toiN ID

Задержке управляющих сигналов с выделенного вывода до входов управления ЭВВ

torn

Тестоввя задержке регистр - регистр через 4 ЛЭ, 3 ряда и 4 ЛМС

15 8

1.5. СЕМЕЙСТВО МАХ9000

Семейство ПЛИС МАХ9000 имеет матричную структуру, подобную ПЛИС семейств FLEX6000 и FLEXBOOO, но выполнена по EPROM технологии, так же, как и ПЛИС семейств МАХЗООО и МАХ7000

Микросхемы семейства МАХ9000 имеют достаточно высокую логическую емкость и не требуют BHeiuHero конфигурационного ПЗУ. Благодаря матричной структуре межсоединений они являются подходящей элементной базой для реализации алгоритмов ЦОС

Основные параметры ПЛИС семейства МАХ9000 приведены в Таблице 1.13

Таблица 1.13. Параметры ПЛИС семейства МАХ9000

ЕРМ9320

ЕРМ9400

ЕРМ9480

ЕРМ9560

Логическвя емкость, эквивалентных вентилей

1250

2500

5000

Число макроячеек

Число логических блоков

Число программируемых пользоввтелем выводов

Структурная схема ПЛИС семейства МАХ9000 приведена на Рис. 1.30

Рис. 1.30. Структурная схема ПЛИС семейства МАХ9000

>[эвв1 [

эвв}и 3Bi]J

э1в -

эвв эвв эвв

в основе архитектуры ПЛИС семейства МАХ9000 лежит глобальная матрица соединений, разделенная на строки и столбцы Мак-

роячейки объединяются в логические блоки, содержащие по 16 МЯ каждый, а также локальную матрицу соединений. На Рис. 1.31 приведена структурная схема логического блока ПЛИС семейства МАХ9000

DIN1

Рис. 1.31. Структурная схема логического блока ПЛИС семейотва МАХ9000

Выбор глобального j-t управляющего t-H сигнала GCLK1

DIN2 о-DIN3 t>-DIN4

Строки ГМС

GCLK2

GCLR

--16 ♦ 161

16 16

Сигналы разделяемых расширителей

Локальная

обратная

связь

Столбец ГМС

Как можно видеть из Рис.1.31, каждая МЯ имеет возможность коммутации как на локальную матрицу соединений, так и на строки и столбцы глобальной матрицы соединений

Собственно структура МЯ ПЛИС семейства МАХ9000 показана на Рис.1.32 Она практически не отличается от МЯ ПЛИС семейств МАХ7000 или МАХЗООО

Так же как и у ПЛИС этих семейств, имеется возможность использования параллельных и разделяемых рас1иирителей.



1 2 3 4 5 [ 6 ] 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40

© 2000 - 2021 ULTRASONEX-AMFODENT.RU.
Копирование материалов разрешено исключительно при условии цититирования.